Por si no era suficiente, ¡Aprovecha 10% Dcto EXTRA! con el código dHS10BL  Ver más

menú

0
  • argentina
  • chile
  • colombia
  • españa
  • méxico
  • perú
  • estados unidos
  • internacional
Envío gratis
portada Digital System Verification: A Combined Formal Methods and Simulation Framework (en Inglés)
Formato
Libro Físico
Editorial
Idioma
Inglés
N° páginas
79
Encuadernación
Tapa Blanda
ISBN13
9783031798146
N° edición
1

Digital System Verification: A Combined Formal Methods and Simulation Framework (en Inglés)

Lun Li (Autor) · Mitchel Thornton (Autor) · Springer · Tapa Blanda

Digital System Verification: A Combined Formal Methods and Simulation Framework (en Inglés) - Li, Lun ; Thornton, Mitchel

Libro Nuevo

$ 743.40

$ 1,486.80

Ahorras: $ 743.40

50% descuento
  • Estado: Nuevo
  • Quedan 100 unidades
Origen: Reino Unido (Costos de importación incluídos en el precio)
Se enviará desde nuestra bodega entre el Martes 04 de Junio y el Viernes 14 de Junio.
Lo recibirás en cualquier lugar de México entre 1 y 3 días hábiles luego del envío.

Reseña del libro "Digital System Verification: A Combined Formal Methods and Simulation Framework (en Inglés)"

Integrated circuit capacity follows Moore's law, and chips are commonly produced at the time of this writing with over 70 million gates per device. Ensuring correct functional behavior of such large designs before fabrication poses an extremely challenging problem. Formal verification validates the correctness of the implementation of a design with respect to its specification through mathematical proof techniques. Formal techniques have been emerging as commercialized EDA tools in the past decade. Simulation remains a predominantly used tool to validate a design in industry. After more than 50 years of development, simulation methods have reached a degree of maturity, however, new advances continue to be developed in the area. A simulation approach for functional verification can theoretically validate all possible behaviors of a design but requires excessive computational resources. Rapidly evolving markets demand short design cycles while the increasing complexity of a design causes simulation approaches to provide less and less coverage. Formal verification is an attractive alternative since 100% coverage can be achieved; however, large designs impose unrealistic computational requirements. Combining formal verification and simulation into a single integrated circuit validation framework is an attractive alternative. This book focuses on an Integrated Design Validation (IDV) system that provides a framework for design validation and takes advantage of current technology in the areas of simulation and formal verification resulting in a practical validation engine with reasonable runtime. After surveying the basic principles of formal verification and simulation, this book describes the IDV approach to integrated circuit functional validation. Table of Contents: Introduction / Formal Methods Background / Simulation Approaches / Integrated Design Validation System/ Conclusion and Summary

Opiniones del libro

Ver más opiniones de clientes
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)

Preguntas frecuentes sobre el libro

Todos los libros de nuestro catálogo son Originales.
El libro está escrito en Inglés.
La encuadernación de esta edición es Tapa Blanda.

Preguntas y respuestas sobre el libro

¿Tienes una pregunta sobre el libro? Inicia sesión para poder agregar tu propia pregunta.

Opiniones sobre Buscalibre

Ver más opiniones de clientes