Por si no era suficiente, ¡Aprovecha 10% Dcto EXTRA! con el código dHS10BL  Ver más

menú

0
  • argentina
  • chile
  • colombia
  • españa
  • méxico
  • perú
  • estados unidos
  • internacional
Envío gratis
portada low-power high-level synthesis for nanoscale cmos circuits (en Inglés)
Formato
Libro Físico
Editorial
Año
2010
Idioma
Inglés
N° páginas
302
Encuadernación
Tapa Blanda
Dimensiones
23.4 x 15.6 x 1.8 cm
Peso
0.47 kg.
ISBN
1441945547
ISBN13
9781441945549

low-power high-level synthesis for nanoscale cmos circuits (en Inglés)

Saraju P. Mohanty (Autor) · Nagarajan Ranganathan (Autor) · Elias Kougianos (Autor) · Springer · Tapa Blanda

low-power high-level synthesis for nanoscale cmos circuits (en Inglés) - Mohanty, Saraju P. ; Ranganathan, Nagarajan ; Kougianos, Elias

Libro Nuevo

$ 3,193.10

$ 5,805.63

Ahorras: $ 2,612.53

45% descuento
  • Estado: Nuevo
  • Quedan 65 unidades
Origen: Estados Unidos (Costos de importación incluídos en el precio)
Se enviará desde nuestra bodega entre el Viernes 07 de Junio y el Jueves 20 de Junio.
Lo recibirás en cualquier lugar de México entre 1 y 3 días hábiles luego del envío.

Reseña del libro "low-power high-level synthesis for nanoscale cmos circuits (en Inglés)"

Low-Power High-Level Synthesis for Nanoscale CMOS Circuits addresses the need for analysis, characterization, estimation, and optimization of the various forms of power dissipation in the presence of process variations of nano-CMOS technologies. The authors show very large-scale integration (VLSI) researchers and engineers how to minimize the different types of power consumption of digital circuits. The material deals primarily with high-level (architectural or behavioral) energy dissipation because the behavioral level is not as highly abstracted as the system level nor is it as complex as the gate/transistor level. At the behavioral level there is a balanced degree of freedom to explore power reduction mechanisms, the power reduction opportunities are greater, and it can cost-effectively help in investigating lower power design alternatives prior to actual circuit layout or silicon implementation. The book is a self-contained low-power, high-level synthesis text for Nanoscale VLSI design engineers and researchers. Each chapter has simple relevant examples for a better grasp of the principles presented. Several algorithms are given to provide a better understanding of the underlying concepts. The initial chapters deal with the basics of high-level synthesis, power dissipation mechanisms, and power estimation. In subsequent parts of the text, a detailed discussion of methodologies for the reduction of different types of power is presented including: - Power Reduction Fundamentals - Energy or Average Power Reduction - Peak Power Reduction - Transient Power Reduction - Leakage Power Reduction Low-Power High-Level Synthesis for Nanoscale CMOS Circuits provides a valuable resource for the design of low-power CMOS circuits.

Opiniones del libro

Ver más opiniones de clientes
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)

Preguntas frecuentes sobre el libro

Todos los libros de nuestro catálogo son Originales.
El libro está escrito en Inglés.
La encuadernación de esta edición es Tapa Blanda.

Preguntas y respuestas sobre el libro

¿Tienes una pregunta sobre el libro? Inicia sesión para poder agregar tu propia pregunta.

Opiniones sobre Buscalibre

Ver más opiniones de clientes